طراحی یک ناقل جریان cmos ولتاژ و توان پایین به منظور کنترل مد جریانی مدولاسیون pwm
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه گیلان - دانشکده فنی و مهندسی
- نویسنده محمد رضا پناه دار
- استاد راهنما راهبه نیارکی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1390
چکیده
pwm مدولاسیونی است که در آن سیگنال خروجی مدوله شده پالسی با فرکانس ثابت و duty cycle آن متناسب با سیگنال ورودی است. این نوع مدولاسیون کاربردهای زیادی در مدارهای کنترل الکترونیکی، الکترونیک قدرت، اندازه گیری و نسل سوم و چهارم تلفن های همراه دارد. متداول ترین روش پیاده سازی pwm مقایسه سیگنال ورودی با سیگنال دندانه اره ای است که می تواند بصورت آنالوگ یا دیجیتال تولید شود. بنابراین سیگنال pwm به دو صورت تقسیم می شود: pwm زمان پیوسته یا natural pwm (npwm) و pwm زمان گسسته یا uniform pwm (upwm). اگرچه upwm مزایایی از قبیل حساسیت کمتر به تغییرات المان ها و قابلیت برنامه ریزی دارد، ولی aliasing ناشی از سوئیچینگ و اعوجاج هارمونیکی ناشی از اثرات کوانتیزاسیون زمانی روی اعوجاج درون باند تأثیر منفی می گذارد. به منظو کاهش این اثرات باید فرکانس سوئیچینگ افزایش یابد و به همین دلیل npwm ارجحیت خواهد داشت. بیشتر ساختارهای npwm بر پایه تقویت کننده عملیاتی مد ولتاژ (voa) هستند. ولی این تقویت کننده ها دارای محدودیت هایی نظیر حاصل ضرب پهنای باند در بهره ثابت و نرخ چرخش محدود هستند که باعث کاهش عملکرد کلی می شوند. در این پایان نامه یک npwm مد جریان طراحی می شود که در آن یک سلف اکتیو بر اساس ناقل جریان (ccii) به عنوان تولید کننده موج مثلثی جریان (tcwg) مورد استفاده قرار می گیرد و یک مقایسه کننده جریان برای مقایسه جریانهای مثلثی و مرجع به tcwg متصل می شود و سیگنال pwm خروجی را تولید می کند. در نهایت بلوک طراحی شده به کمک hspice در تکنولوژی cmos 0.18?m و ولتاژ تغذیه 1.5± ولت شبیه سازی شده است. در ناقل جریان طراحی شده میزان توان مصرفی µw53 و پهنای باند دنبال کننده ولتاژ و دنبال کننده جریان به ترتیب mhz40 و mhz380 است. در مدار تولید کننده موج مثلثی جریان پیشنهادی فرکانس کار، mhz5 است. که به منظور مقایسه با جریان مرجع به مقایسه کننده جریان اعمال می شود.
منابع مشابه
طراحی واحد تأخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین
در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستمهای مختلف و بخصوص سیستمهای دیجیتال ایفا مینماید. از آنجا که در تکنولوژیهای زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس میشود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...
متن کاملطراحی رجیستر فایل توان- پایین در فناوری 90 نانومتر CMOS
عمده توان مصرفی در رجیستر فایلهای سریع مربوط به مسیرهای خواندن است که با استفاده از مدارهای دینامیکی پیاده سازی میشوند. از اینرو، یک تکنیک مداری جدید در این مقاله پیشنهاد میشود که بدون کاهش چشمگیر سرعت و مصونیت در برابر نویز، توان مصرفی رجیستر فایلها را کاهش میدهد. در مدار دینامیکی پیشنهادی، شبکه پایینکش به چند شبکه کوچکتر تقسیم میشود تا عملکرد مدار افزایش یابد. همچنین شبکه های پایینکش...
متن کاملطراحی واحد تأخیر cmos برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین
در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستم های مختلف و بخصوص سیستمهای دیجیتال ایفا می نماید. از آنجا که در تکنولوژی های زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس می شود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...
متن کاملطراحی مدار مبدل سطح ولتاژ با بازده توان بالا برای کاربردهای ولتاژ پایین
در این مقاله یک تبدیل سطح ولتاژ مؤثر که قابلیت تبدیل سطوح ولتاژ بسیار پایین ورودی به سطح بالاتر با کاربرد در فرکانسهای بالا را دارد، ارائه شده است. به منظور جلوگیری از اتلفات توان استاتیک، در ساختار پیشنهادی از یک منبع جریان استفاده شده و در طی انتقال فقط زمانی که در آن سطح منطق سیگنال ورودی با به سطح منطق خروجی متناظر نمیباشد، روشن است. عملکرد ساختار پیشنهادی تحلیل و بررسی شده و نتایج شب...
متن کاملیک فشرده ساز 4:2 مافوق ولتاژ پایین و توان پایین با استفاده از ترانزیستورهای FinFET
یک فشرده ساز، بلوک سازنده بسیاری از مدارات محاسباتی میباشد. طراحی یک فشرده ساز که مساحت کوچکتر، توان مصرفی کم و سرعت بالا دارد همواره مورد تقاضا میباشد. از آنجاییکه طول کانال به سمت مقیاس نانو میل میکند استفاده از MOSFET به عنوان افزاره پایه در فشردهساز اکنون به محدودیت های عملکردی خود از قبیل اتلاف توان میانگین و سرعت نائل میشود. در این مقاله، یک سلول تمام جمع کننده یک بیتی با استفاده از ...
متن کاملیک فشرده ساز 4:2 مافوق ولتاژ پایین و توان پایین با استفاده از ترانزیستورهای FinFET
یک فشرده ساز، بلوک سازنده بسیاری از مدارات محاسباتی میباشد. طراحی یک فشرده ساز که مساحت کوچکتر، توان مصرفی کم و سرعت بالا دارد همواره مورد تقاضا میباشد. از آنجاییکه طول کانال به سمت مقیاس نانو میل میکند استفاده از MOSFET به عنوان افزاره پایه در فشردهساز اکنون به محدودیت های عملکردی خود از قبیل اتلاف توان میانگین و سرعت نائل میشود. در این مقاله، یک سلول تمام جمع کننده یک بیتی با استفاده از ...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه گیلان - دانشکده فنی و مهندسی
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023